深圳市鼎盛合科技有限公司为您免费提供自动卷发器、珠宝秤、血压计等相关信息,敬请关注!
当前所在位置: 首页 > 行业资讯 > 详细内容

新闻动态

News information

联系鼎盛合

深圳市鼎盛合科技有限公司

电话:
18923768313
邮箱:
wangguohuad@163.com
地址:
深圳市南山区留仙大道1183号云谷创新产业园综合服务楼7楼A1

方案开发鼎盛合科技:关于PCB电路板设计注意事项

活动时间:2019-08-22
鼎盛合科技电子pcba方案有多年的丰富经验,对于PCB和单片机的一些功能开发上也积累了一些小知识。对于PCB电路板的设计过程一般可分为三大步骤——电路原理图的设计、产生网络表、印制电路板的设计;PCB电路板不管是板上的器件布局还是走线等等都有着属于它具体的要求。

例如,输入输出走线应尽量避免平行,以免产生干扰。两信号线平行走线必要是应加地线隔离,两相邻层布线要尽量互相垂直,平行容易产生寄生耦合。电源与地线应尽量分在两层互相垂直。线宽方面,对数字电路PCB可用宽的地线做一回路,即构成一地网(模拟电路不能这样使用),用大面积铺铜。



下面方案开发鼎盛合科技为你分享一些关于PCB电路设计时需要注意的事项问题。

一、元器件布局

在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声,在放置的时候应把它们靠近些。对于那些易产生噪声的器件、小电流电路、大电流电路开关电路等,应尽量使其远离单片机的逻辑控制电路和存储电路(ROM、RAM),如果可能的话,可以将这些电路另外制成电路板,这样有利于抗干扰,提高电路工作的可靠性。

二、去耦电容

尽量在关键元件,如ROM、RAM等芯片旁边安装去耦电容。实际上,印制电路板走线、引脚连线和接线等都可能含有较大的电感效应。大的电感可能会在Vcc 走线上引起严重的开关噪声尖峰。防止Vcc走线上开关噪声尖峰的唯yi方法,是在VCC与电源地之间安放一个0.1uF的电子去耦电容。如果电路板上使用的是表面贴装元件,可以用片状电容直接紧靠着元件,在Vcc引脚上固定。尽量使用瓷片电容,这是因为这种电容具有较低的静电损耗(ESL)和高频阻抗,另外这种电容温度和时间上的介质稳定性也很不错。尽量不要使用钽电容,因为在高频下它的阻抗较高。

三、地线设计

在单片机控制系统中,地线的种类有很多,有系统地、屏蔽地、逻辑地、模拟地等,地线是否布局合理,将决定电路板的抗干扰能力。在设计地线和接地点的时候,应该考虑以下问题:

1.逻辑地和模拟地要分开布线,不能合用,将它们各自的地线分别与相应的电源地线相连。在设计时,模拟地线应尽量加粗,而且尽量加大引出端的接地面积。一般来讲,对于输入输出的模拟信号,与单片机电路之间zui好通过光耦进行隔离。

2.在设计逻辑电路的印制电路版时,其地线应构成闭环形式,提高电路的抗干扰能力。

3.地线应尽量的粗。如果地线很细的话,则地线电阻将会较大,造成接地电位随电流的变化而变化,致使信号电平不稳,导致电路的抗干扰能力下降。在布线空间允许的情况下,要保证主要地线的宽度至少在2-3mm以上,元件引脚上的接地线应该在1.5mm左右。

4.要注意接地点的选择。当电路板上信号频率低于1MHz时,由于布线和元件之间的电磁感应影响很小,而接地电路形成的环流对干扰的影响较大,所以要采用一点接地,使其不形成回路。当电路板上信号频率高于10MHz时,由于PCB布线设计的电感效应明显,地线阻抗变得很大,此时接地电路形成的环流就不再是主要的问题了。所以应采用多点接地,尽量降低地线阻抗。

以上就是方案开发鼎盛合科技分分享,若要了解更多关于PCBA方案设计及单片机开发、PCB设计的资料或问题,可关注深圳市鼎盛合科技有限公司官网,实时更新消息哦!

销售热线
189-2376-8313
在线咨询
版权所有:深圳市鼎盛合科技有限公司 © 粤ICP备14032582号